블루투스 저전력 시스템을 위한 저복잡도 결합 비터비 검출 및 복호 알고리즘의 하드웨어 설계 및 구현
페이지 정보
작성자 최고관리자
작성일 2021-06-01 11:05 댓글 0건 조회 204회
본문
블루투스 저전력 시스템을 위한 저복잡도 결합 비터비 검출 및 복호 알고리즘의 하드웨어 설계 및 구현
Hardware Design and Implementation of Joint Viterbi Detection and Decoding Algorithm for Bluetooth Low Energy Systems
전기전자학회논문지(Journal of IKEEE), vol.24, no.3, 2020년, pp. 838-844
DOI : 10.7471/ikeee.2020.24.3.838
박철현, 정용철, 정윤호
IoT(Internet of Thing) 응용에서 각광받고 있는 무선 통신 기술인 BLE 5.0을 위한 검출과 복호가 결합된 효율적인 비터비 알고리즘 (joint Viterbi detection and decoding (JVDD))의 저복잡 도 하드웨어 설계 및 구현 결과를 제시
- 이전글도플러 레이다 및 음성 센서를 활용한CNN 기반 HMI 시스템 설계 및 구현 21.06.01
- 다음글공유 메모리 기반 시스토릭 어레이 FFT 프로세서 설계 및 구현 21.06.01
댓글목록
등록된 댓글이 없습니다.